2024年10月24日
SoCの第三者検証サービスや設計サービス、および、無線通信ネットワーク製品や IPコア開発サービス、ならびに特小無線マイコンモジュールを提供しているCMエンジニアリング株式会社(本社:東京都品川区、代表取締役社長:河井淳、以下、CME)は、このたび、株式会社PALTEK様主催の特別企画セミナー・トレーニングにおいて、FPGA開発者向けに、設計品質向上のための各種セミナーを開催いたします。
本セミナーは、FPGA開発で直面する様々な課題解決の方法を学習いただける内容となっております。是非、この機会に、CMEのFPGA開発者向けセミナーを受講いただき、FPGA設計品質向上にお役立てください。
① 仕様書の書き方セミナー
開催日 | 2013/4/19(金) 13:30~18:00 |
開催場所 | PALTEK様本社セミナールーム(新横浜) |
受講料 | \26,250(税込) |
概要 | 部署ごと、設計者ごとに書き方がバラバラのケースが多い仕様書。 曖昧な仕様書が、のちのち不具合が発生することもあります。当セミナーでは、 仕様書に必要な項目は? 仕様書をどう書くべきか? など、機能仕様書・検証仕様書作成の指針を学習頂けます。 |
② FPGA非同期設計セミナー
開催日 | 2013/4/25(木) 13:30~17:00 |
開催場所 | PALTEK様本社セミナールーム(新横浜) |
受講料 | \10,500(税込) |
概要 | LSIの高機能化にともない、多くの設計で複数のクロックドメインが存在するようになりました。 また、IPなどを活用した場合、知らず知らずのうちに非同期設計となっていることもあります。 非同期の問題はRTLシミュレーションでは発見が困難なため、設計段階でのケアが必要となります。当セミナーではこの非同期(CDC)回路の問題点をあらためて認識するとともに、当問題を回避するための対処方法を学習頂けます。 |
③ 最先端の検証手法 ランダム検証導入セミナー
開催日 | 2013/5/24(金) 13:30~17:00 |
開催場所 | PALTEK様本社セミナールーム(新横浜) |
受講料 | 無償 |
概要 | FPGAの進化(高集積度)にともない、設計以上に検証に多くの時間を費やすケースが増えてきています。当セミナーでは、現状のシミュレーションおよび実機による検証手法に限界を感じている設計者様に最先端の検証手法であるランダム検証の基礎知識と検証メソドロジ(UVM)をご紹介いたします。 |
④ FPGA設計品質向上セミナー
開催日 | 2013/5/29(水) 10:00~18:00 |
開催場所 | PALTEK様本社セミナールーム(新横浜) |
受講料 | \21,000(税込) |
概要 | ・初期動作確認に苦労して、全体の設計スケジュールを大幅に変更せざるを得なかった・実機検証に膨大な時間が掛かっている・多大な検証時間を費やしたにも関わらず、市場出荷後に不具合が発生したなどのご経験はございませんか?歴史的に実機評価が重視されるケースが多かったFPGA検証ですが、FPGAの進化、高機能化にともなって、従来の手法に限界が出てきております。 FPGAの設計品質の向上がFPGA開発を成功に導く鍵に! |
なお、本年5月に東京ビッグサイトで開催される「ESEC2013」において、CMEの設計技術力、および検証技術力を活かしたFPGA開発者向けトータルソリューションの展示を予定しております。是非ともご来場いただきまして、当社ブースをご高覧下さいます様、ご案内申し上げます。
CMEでは、今後も、FPGA開発における設計品質向上にお役立ていただける様々な製品、サービス、およびソリューションをご提供していく予定です。
セミナー詳細、および受講申し込み
株式会社PALTEK様のホームページよりご確認、お申込みください。